Formation STM32L5: This course descirbe the STM32L5 architecture

ac6-formation, un département d'Ac6 SAS
 
Site affiché en Français
Site affiché en FrançaisVoir le site en English (USA)
go-up

leftthintrapezium-20-0bb472 ac6 > ac6-formation > Processors > STM32 > STM32L5 Renseignements Télécharger la page Call us Ecrivez nous
STR19STM32L5
This course descirbe the STM32L5 architecture
Objectives
  • Understand Cortex-M33 + TrustZone-M (secure vs non-secure).
  • Partition memory/peripherals with SAU/IDAU and GTZC.
  • Bring up Secure + Non-Secure projects and veneers (CMSE).
  • Use RCC, GPIO/EXTI, timers/LPTIM, DMA/DMAMUX, ADC/COMP/OPAMP/DAC.
  • Leverage crypto HW (AES/PKA/HASH/RNG) from Secure world.
  • Apply low-power with TZ, RTC/tickless, and safe wake.
  • Set up boot/Option Bytes (TZEN/RDP/PCROP) and basic TF-M / OEMiROT flow.
  • Build a production checklist (watchdogs, reset logs, tamper).
  • Cours théorique
    • Support de cours au format PDF (en anglais) et une version imprimée lors des sessions en présentiel
    • Cours dispensé via le système de visioconférence Teams (si à distance)
    • Le formateur répond aux questions des stagiaires en direct pendant la formation et fournit une assistance technique et pédagogique
  • Activités pratiques
    • Les activités pratiques représentent de 40% à 50% de la durée du cours
    • Elles permettent de valider ou compléter les connaissances acquises pendant le cours théorique.
    • Exemples de code, exercices et solutions
    • Pour les formations à distance:
      • Un PC Linux en ligne par stagiaire pour les activités pratiques, avec tous les logiciels nécessaires préinstallés.
      • Le formateur a accès aux PC en ligne des stagiaires pour l'assistance technique et pédagogique
      • Certains travaux pratiques peuvent être réalisés entre les sessions et sont vérifiés par le formateur lors de la session suivante.
    • Pour les formations en présentiel::
      • Un PC (Linux ou Windows) pour les activités pratiques avec, si approprié, une carte cible embarquée.
      • Un PC par binôme de stagiaires s'il y a plus de 6 stagiaires.
    • Pour les formations sur site:
      • Un manuel d'installation est fourni pour permettre de préinstaller les logiciels nécessaires.
      • Le formateur vient avec les cartes cible nécessaires (et les remporte à la fin de la formation).
  • Une machine virtuelle préconfigurée téléchargeable pour refaire les activités pratiques après le cours
  • Au début de chaque session (demi-journée en présentiel) une période est réservée à une interaction avec les stagiaires pour s'assurer que le cours répond à leurs attentes et l'adapter si nécessaire
  • Tout ingénieur ou technicien en systèmes embarqués possédant les prérequis ci-dessus.
  • Les prérequis indiqués ci-dessus sont évalués avant la formation par l'encadrement technique du stagiaire dans son entreprise, ou par le stagiaire lui-même dans le cas exceptionnel d'un stagiaire individuel.
  • Les progrès des stagiaires sont évalués de deux façons différentes, suivant le cours:
    • Pour les cours se prêtant à des exercices pratiques, les résultats des exercices sont vérifiés par le formateur, qui aide si nécessaire les stagiaires à les réaliser en apportant des précisions supplémentaires.
    • Des quizz sont proposés en fin des sections ne comportant pas d'exercices pratiques pour vérifier que les stagiaires ont assimilé les points présentés
  • En fin de formation, chaque stagiaire reçoit une attestation et un certificat attestant qu'il a suivi le cours avec succès.
    • En cas de problème dû à un manque de prérequis de la part du stagiaire, constaté lors de la formation, une formation différente ou complémentaire lui est proposée, en général pour conforter ses prérequis, en accord avec son responsable en entreprise le cas échéant.

Plan du cours

  • Core Architecture (STM32 implementation options)
  • Programmer's model
  • Secure vs Non-Secure states.
  • Exception targeting (S/NS).
  • CMSE instructions (veneer).
  • MPU (S/NS regions).
  • FPU (if present).
Exercise :  Exception Management
Exercise :  TrustZone Apps
Exercise :  MPU v8
  • Flash/SRAM/PPB layout.
  • IDAU regions (fixed).
  • SAU adds S/NS windows.
  • UID & Flash-size regs.
  • TZEN Option Byte role.
Exercise :  Map & IDs
  • SAU regions: S, NS, NSC.
  • Veneer table (NSC funcs).
  • Secure gateway calls.
  • Faults on illegal access.
  • Minimal service API design.
Exercise :  NSC “get_random()”
  • MPCBB for SRAM/Flash.
  • TZSC/TZIC periph gates.
  • S/NS interrupt targets.
  • DMA secure vs non-secure.
  • Error flags & reports.
Exercise :  Block NS access
  • CubeIDE dual-image setup.
  • Separate vector tables.
  • Startup order S → NS.
  • Shared headers & ABI.
  • Minimal NS app skeleton.
Exercise :  Dual-image skeleton
  • MSI/HSI16/HSE/PLL.
  • SYSCLK/AHB/APB presc.
  • CCIPR kernel clocks.
  • MCO output, CSS.
  • BOR/PVD quick notes.
Exercise :  Clock profiles + MCO
  • S vs NS GPIO control.
  • EXTI target (S/NS) lines.
  • Debounce choices.
  • SYSCFG & routing notes.
Exercise :  Secure button, NS LED
  • PWM / capture / one-pulse.
  • Encoder basics.
  • Master/slave triggers.
  • LPTIM for tickless wake.
  • Secure timer services.
Exercise :  Secure timebase
  • Channel/request map.
  • Circular vs normal.
  • HT/TC/TE handling.
  • Coherency & barriers.
  • Secure DMA policy.
Exercise :  NS UART RX ring
  • Resolution & sampling.
  • Oversampling option.
  • Timer-triggered regular.
  • DMA circular streaming.
  • Watchdog & thresholds.
Exercise :  ADC + DMA (NS)
  • UART 8/9-bit, parity.
  • RX ring + idle detect.
  • SPI CPOL/CPHA & DMA.
  • I²C timeouts, bus-clear.
  • S/NS peripheral policy.
Exercise :  Comms (NS)
  • AES engine modes.
  • HASH (SHA-1/256).
  • PKA (ECC ops).
  • RNG TRNG source.
  • Key/nonce handling.
Exercise :  Secure AES service
  • ROM boot flow (L5).
  • OEMiROT / SBSFU / TF-M.
  • Image signing basics.
  • NV counters / rollback.
  • Logs & update hooks.
Exercise :  Signed blink (demo)
  • Sleep/Stop/Standby.
  • Secure wake sources.
  • SRAM/Reg retention.
  • Re-init SAU on wake.
  • Policy: who sleeps.
Exercise :  Stop + secure wake
  • LSE vs LSI trade-offs.
  • Calendar/alarm/wakeup.
  • Backup registers.
  • Tickless via LPTIM/RTC.
Exercise :  Tickless blink (NS)
  • VBUS sense options.
  • EP/FIFO sizing.
  • CDC/DFU quick path.
  • Clock constraints.
  • Suspend/resume.
  • QSPI mapped reads.
  • SDMMC + FatFS.
  • Cache/ALIGN notes.
  • Secure vs NS access.
  • Basic file I/O test.
Exercise :  SD + FatFS (NS)
  • TZEN/RDP/PCROP/WRP.
  • BOR/PVD levels.
  • Tamper (TAMP) basics.
  • Watchdogs IWDG/WWDG.
  • Reset cause logging.
Exercise :  OB snapshot & IWDG
  • Partition doc (SAU/GTZC).
  • Keys & secure services.
  • Boot/update steps.
  • Low-power numbers.
  • UID/serial/CRC tags.
Exercise :  Self-audit sheet
Plus d'information

Pour vous enregistrer ou pour toute information supplémentaire, contactez nous par email à l'adresse info@ac6-formation.com.

Les inscriptions aux sessions de formation sont acceptées jusqu'à une semaine avant le début de la formation. Pour une inscription plus tardive nous consulter

Vous pouvez aussi remplir et nous envoyer le bulletin d'inscription

Ce cours peut être dispensé dans notre centre de formation près de Paris ou dans vos locaux, en France ou dans le monde entier.

Les sessions inter-entreprises programmées sont ouvertes dès deux inscrits. Sous condition d'un dossier complet, les inscriptions sont acceptées jusqu'à une semaine avant le début de la formation.

Dernière mise à jour du plan de cours : 3 octobre 2025

L'inscription à nos formations est soumise à nos Conditions Générales de Vente